Diseñe un circuito secuencial sincrónico (con flip – flops tipo J-K), que disponga de una señal de entrada: x<t>, y una señal de salida z<t>. La salida debe permanecer en 0, a menos que el circuito detecte la siguiente secuencia de entrada:
Donde t
representa cada pulso de reloj y x<t> es la señal de entrada. Una vez que
el circuito detecte la serie, la salida z<t> debe tomar el valor de 1.
Así mismo, el sistema regresará a su estado inicial, para empezar a detectar
una nueva serie válida.(MUESTRE TODO EL PROCESO DE DISEÑO DEL CIRCUITO
SECUENCIAL, EMPEZANDO POR EL DIAGRAMA DE ESTADOS).
Diagramas y tablas:
diagrama en proteus
No hay comentarios:
Publicar un comentario